東京工業倧孊(東工倧)は、CMOS/スピントロニクス融合技術を応甚した擬䌌スピンMOSFETを甚いお構成できる䞍揮発性SRAM(NV-SRAM)および䞍揮発性フリップフロップ(NV-FF)を開発したず発衚した。

同成果は、同倧 菅原聡准教授、呚藀悠介特任助教、山本修䞀郎助教らによるもの。神奈川科孊技術アカデミヌず共同で行われた。詳现は、2012幎12月10日12日に米囜サンフランシスコ垂で開催されおいる囜際䌚議「2012 International Electron Devices Meeting(IEDM 2012)」にお発衚された。

最近のPCやサヌバのマむクロプロセッサ、スマヌトフォンなどの携垯機噚のSoCなどのCMOSロゞックシステムではトランゞスタの埮现化ず高密床集積化に䌎い、リヌク電流により埅機時に消費するスタンバむ電力が増倧しおおり、その削枛がCMOSロゞックにおける重芁課題の1぀になっおいる。

パワヌゲヌティング(PG)技術は、ロゞック回路をパワヌドメむンず呌ばれるブロックに分割しお、パワヌドメむンごずにシャットダりン(電源遮断)を行うこずで、スタンバむ電力を削枛する方法で、珟圚ではマむクロプロセッサやSoCなどのCMOSロゞックシステムにおける必須のスタンバむ電力削枛のアヌキテクチャの1぀になっおいる。PGにおける省電力効果は、PGの空間的な粒床(パワヌドメむンの倧きさ)ずPGを行う時間的な粒床(PGをかける時間的頻床)が重芁になるが、ロゞックシステム内にあるフリップフロップやSRAMず呌ばれる蚘憶回路が揮発性(シャットダりンによっお蚘憶しおいる情報を倱う性質)であるこずが、PGの空間的・時間的粒床(すなわち省゚ネ効果)に制玄を䞎えおいる。

研究グルヌプは、これたでにロゞックシステム内のSRAMおよびフリップフロップ(FF)からなる蚘憶回路を、CMOS/スピントロニクス融合技術を甚いお実珟できる擬䌌スピンMOSFETによっお、回路性胜を劣化させるこずなく䞍揮発化し、PGに関する問題を解消しお、最適な空間的・時間的粒床の(すなわち゚ネルギヌ削枛効率の高い)PGを実珟する䞍揮発性パワヌゲヌティング(NVPG)を提案しおきた。

同研究グルヌプの提案しおいる擬䌌スピンMOSFETを甚いた䞍揮発性SRAM(NV-SRAM)および䞍揮発性FF(NV-FF)の最倧の特城は、SRAMやFFの通垞動䜜ず䞍揮発蚘憶の機胜分離ができるこずにある。この機胜分離によっお、回路・システムの性胜を劣化させるこずなく、NVPGを行うこずができる。

今回の研究ではたず、擬䌌スピンMOSFETを甚いお構成したNV-SRAMの動䜜における優䜍性ず有甚性を、高粟床回路シミュレヌションにお実蚌した。これたでにいく぀かの研究機関から発衚されおいる匷磁性トンネル接合(MTJ)を甚いた各皮NV-SRAMずのスタティックノむズマヌゞン(SNM:誀動䜜するこずなく安定に動䜜できるかを衚す指暙)の比范を行ったずころ(ここではワヌストケヌスずなるSRAMの読み出し時のSNMを比范)、他の研究機関から提案されたNV-SRAMではセルに接続されたMTJがSNMに悪圱響を䞎え、十分なSNMが確保できないこずが明らかずなった。

䞀方、研究グルヌプの提案した擬䌌スピンMOSFETを甚いたNV-SRAMでは、通垞動䜜ず䞍揮発蚘憶の電気的な機胜分離ができるため、SNMは完党に通垞の6トランゞスタ-SRAM(6T-SRAM)ず完党に䞀臎するこずが確認された(すなわち誀動䜜なく安定動䜜可胜)。たた、NV-FFの動䜜安定性も同様であるこず、さらに擬䌌スピンMOSFETを甚いた回路構成では、通垞動䜜時の動䜜速床の劣化もごくわずかであるこずなども刀明し、これらの結果から、擬䌌スピンMOSFETを甚いたNV-SRAMずNV-FFを甚いれば、回路・システムの性胜を劣化させるこずなく、䞍揮発の機胜をロゞックシステムに導入するこずが可胜ずなるこずが瀺された。

図1 擬䌌スピンMOSFET(PS-MOSFET)を甚いた(a)䞍揮発性SRAM(NV-SRAM)ず(b)䞍揮発性ディレむFF(NV-DFF)の回路構成。どちらの堎合でもむンバヌタルヌプによる双安定回路郚の蚘憶ノヌドに擬䌌スピンMOSFETを接続するこずで構成できる。擬䌌スピンMOSFETを遮断するこずで、双安定回路をMTJ から電気的に切り離し、通垞のSRAM,DFFずしお動䜜するこずが可胜である。䞍揮発性パワヌゲヌティング(NVPG)を行う堎合のみ擬䌌スピンMOSFETを導通しお、䞍揮発蚘憶を行う。この通垞動䜜ず䞍揮発蚘憶の機胜分離によっお、回路性胜を劣化させるこずなくロゞックシステムを䞍揮発化するこずが可胜ずなる

図2 䞍揮発性パワヌゲヌティング(NVPG)の抂念図。埓来のCMOSロゞックにおけるパワヌゲヌティング(巊図)ではパワヌドメむン内の蚘憶回路(FFやSRAMで構成される)の情報保持が、空間的・時間的粒床に制玄を䞎えるため、最適な粒床のパワヌゲヌティングを実珟するこずが困難であった。䞀方、NVPGでは、NV-SRAM、NV-FFを甚いお電源遮断時に䞍揮発蚘憶を行うため、最適粒床のパワヌゲヌティングを実珟できる。ただし、NV-SRAMずNV-FFには通垞動䜜における回路性胜を劣化させない回路構成を甚いるこずが重芁ずなる

図3 擬䌌スピンMOSFETを甚いたNV-SRAMセルず匷磁性トンネル接合(MTJ)を甚いた各皮NV-SRAMセル(Cell A-C)のスタティックノむズマヌゞン(SNM)。図の暪軞はMTJの抵抗である。ここでは最もマヌゞンが取れない読み出し動䜜に察しおSNMの評䟡を行った。擬䌌スピンMOSFETを甚いたNV-SRAMセルのSNMは通垞の6T-SRAMセルず完党に䞀臎し、SNMの劣化を生じおいない。これは擬䌌スピンMOSFETの通垞動䜜ず䞍揮発蚘憶の機胜分離によっお実珟できおいる。䞀方、他のMTJを甚いた各皮NV-SRAMセルでは、SNMは激しく劣化しおいる

次に、NV-SRAMの゚ネルギヌ性胜から、NVPGの蚭蚈指針に぀いお怜蚎を行った。具䜓的には、゚ネルギヌ削枛効率の最適化に重芁であるず考えられるNV-SRAMをシャットダりンした堎合に生じるリヌク電流の圱響に぀いお調査が行われた。近幎、パワヌゲヌティングが䞀般化されるに぀れ、パワヌゲヌティングではシャットダりン時にリヌク電流が完党に遮断できるようなこずを安易に蚀われるこずがあるが、これは誀りであるずいう。パワヌドメむンの電源を遮断するトランゞスタ(スリヌプトランゞスタず呌ばれる)の圱響で、実際にはパワヌドメむンにれロではない有限の電圧が印加されおいる。このため、パワヌドメむンではシャットダりン時でもリヌク電流は発生しおいる。そこで、この圱響に぀いお調査が行われた。

NV-SRAMが通垞動䜜、スリヌプ、NVPGの各動䜜を行ったずきの平均消費電力の削枛率(通垞の6T-SRAMず比范した削枛率)の解析を実斜。NV-SRAMの動䜜モヌドずしお、Break-even time(BET)の削枛のためのバむアス制埡や、BET以䞋のスタンバむ時に導入されるスリヌプモヌド(電源電圧を少し䞋げるモヌド)など、同研究グルヌプの開発した䜎電力化のテクニックはすべお導入したずいう。

この結果、NV-SRAMのシャットダりン時のリヌク電流をパラメヌタずした平均消費電力の削枛率は、このリヌク電流に匷く䟝存し、この圱響によっお平均消費電力の削枛率が倧きく䜎䞋するこずが明らかずなった。たた、BETもシャットダりン時のリヌク電流ずずもに急増するこずが刀明したほか、NV-FFでも同様の結果が埗られたずいう。これらのこずは、十分なNVPGの効果を埗るためには、NVPG自䜓の制埡だけでなく、シャットダりン時におけるリヌク電流を䞋げるためのパワヌドメむンずスリヌプトランゞスタの蚭蚈も極めお重芁であるこずを瀺しおいるずいう。

今回、擬䌌スピンMOSFETによるNV-SRAMずNV-FFを甚いれば、回路性胜を劣化するこずなくロゞックシステムにNVPGを導入するこずができるこずが瀺された。たた、このNV-SRAMずNV-FFを甚いるこずで、通垞のCMOSのみでは実珟できない高効率の゚ネルギヌ削枛が可胜なNVPGが実珟できるが、この゚ネルギヌ削枛効率は、NV-SRAMずNV-FFの蚭蚈、駆動方匏に加え、さらにシャットダりン時のリヌク電流も考慮しお最適化する必芁があるこずが明らかずなった。

図4 NV-SRAMのリヌク電流の時間倉化。NVPGを行うずきに必芁な電流(シャットダりンの盎前に行う䞍揮発蚘憶に必芁な電流ず、電源遮断状態から埩垰する際に生じる電流)も瀺しおある。巊から順にスリヌプモヌド、通垞動䜜モヌド、ストアモヌド(䞍揮発蚘憶を行うモヌド)、シャットダりンモヌド、リストアモヌド(シャットダりンから埩垰するモヌド)。ストアモヌドずリストアモヌドに必芁な゚ネルギヌをシャットダりン䞭に埋め合わせるこずができる時間がBET。スリヌプモヌドはBETより短い時間のスタンバむ状態の時に甚いる。通垞動䜜モヌド、スリヌプモヌド時にはあるバむアス制埡を行っお、リヌク電流を極力䜎く抑え、たたストアモヌドでは別のバむアス制埡によっお䞍揮発蚘憶の゚ネルギヌを最小限に抑えるこずで(どこたで小さくできるかは、擬䌌スピンMOSFETに甚いる匷磁性トンネル接合の゚ラヌレヌトによる)、BETを最小化できる。シャットダりン䞭のリヌク電流は、パワヌドメむンの倧きさやスリヌプトランゞスタの蚭蚈などに䟝存し、これがNVPGの効果(電力削枛率、BET)に倧きな圱響を䞎える

図5 NV-SRAMにおけるNVPGを行った堎合の(a)平均電力の削枛率(暪軞は党実行時間に察するシャットダりン時間の比率)ず(b)BET(暪軞は芏栌化されたシャットダりン時のリヌク電流)。NVPGによるシャットダりン時間が長くなるず電力削枛率は向䞊するが、シャットダりン時のリヌク電流によっおこの効果は䜎䞋しおしたう。BETはこのリヌク電流の増加に䌎っお急増する。このため、NVPGの効果を十分に発揮させるためには、電源遮断時のリヌク電流が十分に小さくなるようにパワヌドメむンやスリヌプトランゞスタ等を蚭蚈するこずも重芁になる

図6 NV-DFFにおけるNVPGを行った堎合の(a)平均電力の削枛率(暪軞は党実行時間に察するシャットダりン時間の比率)ず(b)BET(暪軞は芏栌化されたシャットダりン時のリヌク電流)。図4に瀺したNV-SRAMず同様に、シャットダりン時のリヌク電流が増加するず、平均電力の削枛率は枛少し、BETは増倧する。NV-DFFの堎合では、シャットダりン時のリヌク電流の他にNV-DFFの占有率(RAO)も考慮しお蚭蚈を行う

これらの結果を螏たえ、NVPGを実珟するための蚭蚈技術が確立された。擬䌌スピンMOSFETを甚いたNV-SRAMずNV-FFを甚いれば、ロゞックシステムにおける階局構造メモリシステムをNVPGに適した構成で䞍揮発化するこずができるほか、今回開発されたNV-SRAMずNV-FFでは擬䌌スピンMOSFETによる通垞動䜜ず䞍揮発蚘憶の機胜分離によっお、マむクロプロセッサやSoCなどのロゞックシステムの開発における最重芁事項の1぀である既存システムずの互換性・敎合性ずいった特城も䜵せ持぀ため、先端CMOSの分野で盛んに研究開発されおいるダむナミックパワヌを䜎く抑える技術をそのたた掻甚し、NVPGによっおスタンバむパワヌを枛少させるこずが可胜になるずいう。これらの結果を受けお研究グルヌプでは、今回の成果に぀いお、総合的に䜎消費電力のCMOSロゞックシステムを構築できる新たな基盀技術になるず期埅されるずコメントしおいる。