マイナビニュースマイナビ
お知らせ
酷似サイトにご注意ください

RDNAアーキテクチャではL0キャッシュとALUの間のバンド幅が2倍となり、L1キャッシュが新設された。この結果、L0キャッシュのレーテンシは21%減少し、L1+L2キャッシュのレーテンシは23%減少した。また、メモリのレーテンシも8%減少した

1013
記事ページに戻る

編集部が選ぶ関連記事

このカテゴリーについて

インテルや東芝といった半導体メーカーや、CPU、メモリなどの半導体デバイスに関わる情報、市場トレンドといったホットなニュースを毎日更新。注目のIoTや自動運転など、半導体の適用範囲の拡大とともに成長が続く半導体業界の話題を詳細な説明付きで紹介します。