東芝は3月26日、48層積層プロセスを用いた128Gビット(16GB)の2ビット/セル(MLC)3次元フラッシュメモリ(BiCS)を開発、即日サンプル出荷を開始したと発表した。
同製品は、48層積層プロセスを採用することで容量を増大させたもので、現行製品と比べて書き込み速度の高速化、書き換え寿命などの信頼性向上が図られているという。
なお、同社では、2016年前半に竣工予定の四日市工場新・第2製造棟でも生産を行う予定だとしている。
掲載日
「ラピダスは技術を受け入れる準備が整いつつある」 - IBM半導体研究のキーマン
ルネサスの2024年第1四半期売上高は前四半期比2.8%減の3518億円
Samsung幹部がTSMCを極秘訪問、次世代HBMでの技術協力を要請 台湾メディア報道
SK hynixが韓国清州に先端DRAMファブの建設を決定、総投資額は2兆円超を予定
米国政府、Micronの米国DRAM拠点の生産能力増強に61億4000万ドルの支給を決定
インテルや東芝といった半導体メーカーや、CPU、メモリなどの半導体デバイスに関わる情報、市場トレンドといったホットなニュースを毎日更新。注目のIoTや自動運転など、半導体の適用範囲の拡大とともに成長が続く半導体業界の話題を詳細な説明付きで紹介します。